Imagination推出Catapult RISC-V CPU内核

原文链接:Imagination introduces Catapult RISC-V CPU cores 由Jean-Luc Aufranc撰写。
本文共计889字,预计阅读3分钟

正如大众所料,继之前尝试使用MIPS 架构(尤其是Aptiv 系列)进军CPU IP市场失败后,Imagination Technologies 又使用 Catapult RISC-V CPU 内核进行了另一个尝试。

Catapult RISC-V CPU 现在已经在动态微控制器、实时嵌入式 CPU、高性能应用 CPU 和功能安全汽车 CPU 的四个不同系列中使用了。

Catapult RISC-V CPU
Catapult RISC-V CPU

新的 32 位/64 位 RISC-V 内核可以扩展到每个集群最多 8 个非对称相干的内核,提供“大量客户可配置的选项”,并支持可选的自定义加速器。但现在我们是看不到相关内核的框图和详细技术信息的,因为所有这些信息都还是机密。即使某些 Catapult RISC-V 内核已经“在高性能 Imagination 汽车 GPU 中”使用了。但现在获得详细信息的唯一方法还是只有签署保密协议。

话虽如此,我还是找到了一些关于目标市场和开发工具的信息。据我了解Imagination Capapult RISC-V 内核将会用于 5G 调制解调器、存储、ADAS/自动驾驶汽车、数据中心和高性能计算等各种市场。相关的实时嵌入式 CPU 现在也已经上市了。其他高性能应用的 CPU 和汽车 CPU 则预计会在 2022 年推出。我还了解到,相关的汽车零部件会符合 ISO 26262 汽车标准,也会提供给每个汽车提供安全完整性等级 (ASIL) 。

另外,Catapult CPU 将为使用 Imagination IP 的 SoC 提供完整的硬件、软件和调试支持,并与该公司的 (PowerVR) GPU、AI 和以太网数据包处理器 (EPP) 内核配合使用。客户可以在与gen5 模拟器兼容的性能模型上测试内核,从而模拟他们的应用程序需求并选择正确的计算元素。Imagination Technology 还会提供 Catapult SDK 和 Catapult Studio IDE,用于使用 GCC、LLVM 和 GDB 等行业标准构建和调试工具以及优化的 C 库进行开发。

Catapult Studio 则基于 Visual Studio Code,可在 Windows、Ubuntu、CentOS 和 macOS 中运行,FreeRTOS 和 Linux 均支持参考引导加载程序、内核和基于 Yocto 的文件系统。

他们的新闻稿中也列出了从各公司和机构引用的话语,在他们的稿件中还出现了Tatsuya Kamei的名字。Tatsuya Kamei是全球领先的微控制器、模拟功率器件和SoC产品供应商瑞萨汽车SoC开发事业部副总裁,他说:

瑞萨与 Imagination 有着长期的合作,Imagination 在提供可靠性、信任和创新方面的有着丰富的经验,这是我们跟他们合作并给其提供市场领先的汽车 SoC的主要原因。

不断扩大的 RISC-V 市场需要多样化的产品和值得信赖的合作伙伴,同时也需要更关注安全和保障方面。所以我们十分期待 Imagination 的新 Catapult RISC-V CPU IP,它肯定能够满足我以上提到的这些标准。

其他公开细节就很少了,但如果你们打算签署 NDA,你们可以单击产品页面上的“了解更多”按钮。

本文消息来源于 Liliputing

分享这篇文章
订阅评论
提醒
0 评论
内联反馈
查看所有评论